www: [rp] = Bachelorarbeit, [mt] = Masterarbeit

  1. Ingo Baitinger
    Implementierung und Simulation zweier Peripheriemodule des MSP430 in VHDL [rp]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  2. Jürgen Freudenberger
    Entwurf einer komplexen asynchronen Kontrollschaltung mit Signalübergangsgraphen [rp]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  3. Frank Sautter-Steißlinger
    VHDL-Modellierung des Prozessorkerns der MSP430-Familie [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  4. Horst Josef Mayer
    Entwurf einer arithmetisch logischen Einheit für MPEG-4 Videokompression [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  5. Martin Gea Haupt
    Design of a Step-Down DC/DC Converters with Low-Power aspects [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  6. Marcos Fraile Gomez
    Entwurf von Kontakt-Pads für High-speed CMOS-Schaltkreise, im Hinblick auf ESD Reduktion [mt]
    Prof. Joaquin Alcaine (Universitat Autonoma de Barcelona)
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  7. Volker Rzehak
    Entwicklung einer Emulationshardware für die JTAG-Testport des MSP430 [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  8. Thomas Endt
    Bildverarbeitung in Echtzeit mit programmierbaren Logikbausteinen [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  9. Joachim Riexinger
    Bewertung von VHDL-Werkzeugen bezüglich Simulationsgeschwindigkeit und Syntheseergebnisse auf Grund von verschiedenen Codierstilen [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  10. Peter Rebholz
    PLL-Schaltung zur Taktrückgewinnung für schnelle digitale Datenübertragung in einer 0,35 µm CMOS-Technologie [mt]
    Prof. Dr.-Ing. Albrecht Rothermel
  11. Markus Buck
    Entwurf, Simulation und Implementierung von Regelalgorithmen zur automatischen Insulinabgabe bei Diabetes mellitus Typ I [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  12. Michael Hassel
    Entwicklung einer DSP basierenden Multiplexed-Receiver-Loesung fuer einen 4-fach Uk0-Interface Baustein [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  13. Stefan Ohletz
    Entwurf und Umsetzung einer Fehlerschutzschaltung für embedded DRAMs [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  14. Maximilian Gauger
    VHDL-Implementierungen zur adaptiven Filterung in der Synchronsignalverarbeitung [rp]
    Prof. Dr.-Ing. Albrecht Rothermel
  15. Gerhard Müller
    Emulationshardware für die JTAG-Testschnittstelle des MSP430 [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  16. Thomas Kumpf
    Entwurf eines Interpolationsfilters zur Korrektur der Phasenlage von asynchron digitalisierten Videosignalen [rp]
    Prof. Dr.-Ing. Albrecht Rothermel
  17. Michael Buck
    Erweiterung und Implementierung des Softwarepaketes zur komparativen Meßmethode aud einem Prozessorsystem [rp]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  18. Aglaia-Sophia Hatzelmann
    Entwurf und Untersuchung verschiedener Regler zur automatischen Insulingabe bei Diabetes mellitus / Typ I [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer
  19. Werner Schalk
    Entwurf und Simulation von Architekturkonzepten zur Steigerung der Datenrate eines ROMs durch Pipelining [mt]
    Prof. Dr.-Ing. Hans-Jörg Pfleiderer